Что итить его дивизию тут сложного???
Появляется VTT с ним вместе появляется высокий уровень на DYN_OE, так как он (DYN_OE) подключен к VTT через резистор 1к, а на VttPWRGD логическая единица появится только когда зарядится конденсатор, который нада поставить между VttPWGD и VSS.
От ёмкости кондёра зависит задержка между логической единицей на DYN_OE и VttPWRGD.
Это ВСЁ, что нада сделать, что бы цепочка DYN_OE=>VttPWRGD=>VID & BSEL, работала нормально.
Если вам не понятна логика работы этой цепочки перечитайте ещё раз статью...
Если что-то ещё не понят то пожалуйста пишите - объясню подробней.
2lamerrrr
Попробуй включить внутреннюю терминацию шины AGTL для проца - иногда помогает...
В статье описано как.
2Семен Сатановский
Что итить его дивизию тут сложного???
Появляется VTT с ним вместе появляется высокий уровень на DYN_OE, так как он (DYN_OE) подключен к VTT через резистор 1к, а на VttPWRGD логическая единица появится только когда зарядится конденсатор, который нада поставить между VttPWGD и VSS.
От ёмкости кондёра зависит задержка между логической единицей на DYN_OE и VttPWRGD.
Это ВСЁ, что нада сделать, что бы цепочка DYN_OE=>VttPWRGD=>VID & BSEL, работала нормально.
Если вам не понятна логика работы этой цепочки перечитайте ещё раз статью...
Если что-то ещё не понят то пожалуйста пишите - объясню подробней.
2lamerrrr
Попробуй включить внутреннюю терминацию шины AGTL для проца - иногда помогает...
В статье описано как.