Еще есть предположение:
Вроде бы управляет FAN5019 микросхема F75121R/RG "Dynamic VID Control + 8 GPIO"
У нее есть нога 17 - SLOTOCC#
Powered by VBAT. CPU detect pin.
Providing CPU on board detection (SLOTOCC#). The detection circuit is powered by battery. That is latch circuit
is powered by VBAT. The de-bounce circuit should be added to avoid low power noise. The de-bounce circuit is
generated by internal low frequency clock with 32K Hz to filter out the low-to-high or high-to-low glitch.
На этой ноге вроде бы 0. Рядом есть нога VBAT
Может, попробовать замкнуть их? Или вряд ли это может помочь?
Память посмотрю.
Еще есть предположение:
Вроде бы управляет FAN5019 микросхема F75121R/RG "Dynamic VID Control + 8 GPIO"
У нее есть нога 17 - SLOTOCC#
Powered by VBAT. CPU detect pin.
Providing CPU on board detection (SLOTOCC#). The detection circuit is powered by battery. That is latch circuit
is powered by VBAT. The de-bounce circuit should be added to avoid low power noise. The de-bounce circuit is
generated by internal low frequency clock with 32K Hz to filter out the low-to-high or high-to-low glitch.
На этой ноге вроде бы 0. Рядом есть нога VBAT
Может, попробовать замкнуть их? Или вряд ли это может помочь?