>> но все равно на 1 флэшке не реализуется: нужно контроллить 16 линий адреса (если по
>> стандарту делать, если нет - то 8), 8 линий данных, + IOWR
По стандарту вроде 10 или 12 разрядная адресация, защелку на 74LS573, т.е. на адреса флэшки нужно пустить 10 адресных линий, IOWR и AOL + 3 для триггера = 15A = 32КБ, у меня есть на 128К-256, т.е. с запасом
>> и, самое главное, иметь 8 выходов... или же делать мультиплексирование (минимум +1 чип или несколько транзисторов)...
Для этого поставлю 74LS573.
>> и еще 1 фактор - даже 3 корпуса логики (или ПЛМ + регистр) обойдутся дешевле чем флэшка
>> хотя конечно флэшку можно с трупа выковырять...
Уже наковырял с трупов, прошить хотел хотсвопом на SL-75DRV5
А вот вариант с ПЛМ мне нравится, только чем его прошивать...
>> но все равно на 1 флэшке не реализуется: нужно контроллить 16 линий адреса (если по
>> стандарту делать, если нет - то 8), 8 линий данных, + IOWR
По стандарту вроде 10 или 12 разрядная адресация, защелку на 74LS573, т.е. на адреса флэшки нужно пустить 10 адресных линий, IOWR и AOL + 3 для триггера = 15A = 32КБ, у меня есть на 128К-256, т.е. с запасом
>> и, самое главное, иметь 8 выходов... или же делать мультиплексирование (минимум +1 чип или несколько транзисторов)...
Для этого поставлю 74LS573.
>> и еще 1 фактор - даже 3 корпуса логики (или ПЛМ + регистр) обойдутся дешевле чем флэшка
>> хотя конечно флэшку можно с трупа выковырять...
Уже наковырял с трупов, прошить хотел хотсвопом на SL-75DRV5
А вот вариант с ПЛМ мне нравится, только чем его прошивать...