На P только кондёр начинается PC А D есть

На P только кондёр начинается PC
А D есть только у Q2702. У которого D->S S->D без выпаивания показывает 58 Ом.
У q2802 такого же 2N7002K - такой фигни не наблюдается.

Начинать выпаивать эту лягушку на прозвонку?
проверил. с ней всё норм.
сдвинул все рзисторы и кондёр сопр pin 8 шима 64 Ом.


Есть подозрение что мульт садит VR_HOT#.

Обнаружил что по началу на VR_HOT#. есть 1.05В.
Потом (сек через 10) мульт орткрывает Q2702 подавая 3.3В на затвор, и садит VR_HOT# на землю.
Наверно он GPU сенсит. (?)
Vcore не появляется.

сопр входа проца 288 Ом.

Start up sequence of VR related signals only:
1. VR has power and chip VCC is > UVLO
2. VR receives hardware enable
3. VR SVID bus is active and idle
4. If Vboot register = 00h, VR waits at 0 volts, VR_Ready de-asserted, hold until
SVID command, Alert# remains de-asserted.
If Vboot register is programmed to a VID setting other than zero, VR ramps to
the programmed voltage, asserts VR_Ready and holds until SVID command. It
is optional to assert Alert# at the end of Vboot ramp. IE either assert or not
assert is OK for the platform.
5. CPU initiates the SVID clock
6. CPU sends out “SetVID_Slow” command to program the initial output voltage
7. VR acknowledges and ramps to the voltage in the SetVID_Slow command at
the slow slew rate.
8. VR asserts VR_Ready for that rail.
9. Repeat steps 4, 5, 6, 7, 8 for 2nd VR rail in a dual controller.
10. Start up sequence over.

5. CPU initiates the SVID clock
А если нет клока то проц не жив.
Не совсем понятно что значит "CPU initiates".
А кто продолжает?

ALERT# активен. Причём не всегда. Иногда устанавливается после VR_HOT# иногда не устанавливается.
Сопр "подтяжки" проверил обрывов нет.

Ну ещё сопр 80кОм впаяю для прикола...

Husk and Petra 91.4TU01.001 Revision : -4M
  • 53 вывод мульта - я так думал. Если
  • Дык вы для начала обоснуйте, что
  • Если в режиме GPOB0 то её нет.
  • Не "что-то типа", а вполне конкретный
  • Ну вообщето GPO53 to ISL62883 "переводится" как из
  • Лгать-то не стоит :):
  • Этого я не знаю. Говорю лишь то
  • Маразм, переходящий в идиотизм :D. Или
  • тут
  • 1. T41 - это промежуток времени.
  • на T41 KBC GPO53 to ISL62883 инверсный вход
  • Забавный бред :D. Когда
  • "нормальные условия" это когда подаются все питания и
  • Выходы с OD. Один
  • На 2й и 13й ноге поступают показания но
  • А ну так это значит просто PWM
  • Я уже в схеме запутался. Надо читать даташит
  • VR2 вполне себе 2-фазный :D.
  • 3 ISEN2G Individual current sensing for VR2 Phase
  • Забавно, что автор тупо выкладывает результаты измерений,
  • На ISL95836 при снятом PL9201 (VGA_CORE) пины Вольты 1 0 2
  • pin 26 VCCP Input voltage bias for
  • Если вы говорите о единственном выводе,
  • pin 9 VR_ON 3.2V pin 25 VDD 5.01V 5В
  • Разрешаю :). Разрешаю :).
  • может ли vcore не подниматься из за дохлого
  • Автор еще и чужие сообщения читать
  • В схеме указано что U4801 должен выдать
  • Забавный маразм :). Что
  • впаяное в плату состояние. гейт изолирован. другой конец идёт
  • 1. Определитесь с состоянием сигнала
  • VR_ON приходит на isl95839 isl95839 не выдаёт PGOODG
  • Нда, маразм во всей своей красе
  • А значит когда чинить плату берутся
  • угу, канеш ненормально, когда чинить аппаратуру берутся