WP# - "1"
GP0#...GP4# - "0"
CLK - 33 MHz (фронты не очень (почти синус), но это наверное шуп+осцилограф гадит)
соответственно питание Vcc = 3,3V, GND тоже на месте.
т.е. вроде как бы все как положено?
попробовал засинхронизировать осцилограф от LFRAME# и подробно рассмотреть сигналы на LAD0...LAD3 и расшифровать команды , увы не получилось надо осцилограф получше или логический анализатор
P.S. читаю в описании LPC
Цитата:
TBL# - "Защита верхнего блока"
Подача низкого уровня на этот вход блокирует запись в загрузочный блок, независимо от состояния регистров защиты. При подаче высокого уровня на вход TBL# отключается аппаратная защита от записи для верхнего загрузочного блока. Данный вход нельзя оставлять неподключенным.
разве здесь не низкий уровень должен быть? почему тут "1"
и еще
Цитата:
WP# - "Защита от записи"
Защита от записи всех старших адресуемых блоков подачей низкого уровня. При подаче лог. 1 отключается аппаратная защита этих блоков. Данный вход нельзя оставить неподключенным.
аналогичный вопрос: почему здесь "1"?
P.P.S. Вопрос не по теме, как в цитатах указывать автора цитируемого поста?
в свете LPC:
LFRAME# - короткие импульсы
LAD0...LAD3 - активная "жизнь"
RST# - "1"
INIT# - "1"
TBL# - "1"
WP# - "1"
GP0#...GP4# - "0"
CLK - 33 MHz (фронты не очень (почти синус), но это наверное шуп+осцилограф гадит)
соответственно питание Vcc = 3,3V, GND тоже на месте.
т.е. вроде как бы все как положено?
попробовал засинхронизировать осцилограф от LFRAME# и подробно рассмотреть сигналы на LAD0...LAD3 и расшифровать команды , увы не получилось надо осцилограф получше или логический анализатор
P.S. читаю в описании LPC
разве здесь не низкий уровень должен быть? почему тут "1"
и еще
аналогичный вопрос: почему здесь "1"?
P.P.S. Вопрос не по теме, как в цитатах указывать автора цитируемого поста?