Тогда задам конкретные вопросы. Может кто знает...
1. Чем отличается чипсет КТ266А от КТ266? При том, что последние биосы для помянутой платы и её предшественницы SL-75DRV (КТ266)идентичны с точностью до бита.
2. Какие из этих отличий можно _практически_ снивелировать программно/аппаратно?
3. Копаясь в дейташите на КТ133А прочитал (по смыслу) следующее:
MCLK- выход внутреннего тактового генератора на тактовый буфер SDRAM/DDR. Так вроде и процессор и северник тактируются снаружи, верно? Если кто ковырял биос под помянутые чипсеты - где там этот "генератор", и в чем причина, по которой тактирование на память не берется с внешнего клокера (предполагаю синхронизацию входных/выходных буферов в севернике, но хотелось бы знать точно)?
4. офф/ Каковы условия доступа в ветку "Дизассемблированные биосы"? /офф.
Тогда задам конкретные вопросы. Может кто знает...
1. Чем отличается чипсет КТ266А от КТ266? При том, что последние биосы для помянутой платы и её предшественницы SL-75DRV (КТ266)идентичны с точностью до бита.
2. Какие из этих отличий можно _практически_ снивелировать программно/аппаратно?
3. Копаясь в дейташите на КТ133А прочитал (по смыслу) следующее:
MCLK- выход внутреннего тактового генератора на тактовый буфер SDRAM/DDR. Так вроде и процессор и северник тактируются снаружи, верно? Если кто ковырял биос под помянутые чипсеты - где там этот "генератор", и в чем причина, по которой тактирование на память не берется с внешнего клокера (предполагаю синхронизацию входных/выходных буферов в севернике, но хотелось бы знать точно)?
4. офф/ Каковы условия доступа в ветку "Дизассемблированные биосы"? /офф.