Оу, сорри. Почему-то нашел на Интеле только юзер гид, где упоминаются эти светляки, но нетописания их значений.
Получается значение D5 или BA (не указано, в каком порядке считать светляки) Значение D5 - "Bootblock code is copied from ROM to lower system memory and control is given to it. BIOS now executes out of RAM". Значение BA инструкции и интернетах не найдено. Выходит, происходит остановка в момент переноса BIOS в RAM. Что-то ничего хорошего на ум не приходит...
Апдейт. Сменил камень на Celeron 331, теперь стопорится на D4 (С помощью операций записи и контрольного чтения проверяется базовый регион Conventional Memory. Операция выполняется двойными словами с помощью ассемблерных команд repe stosd.
Если задано прохождения POST в ускоренном режиме, то процедура носит характер обнуления области в 512 Кб с последующей верификацией данных в памяти.
Процессор переводится в Real Mode, лимиты сегментов устанавливаются равными 0000FFFFh, что соответствует режиму 16-битовых адресов для обслуживания 64 Кб сегментов )
Т.е.если я правильно понимаю, дело в контроллере памяти (северный мост) или в его взаимодействии с памятью?
Оу, сорри. Почему-то нашел на Интеле только юзер гид, где упоминаются эти светляки, но нетописания их значений.
Получается значение D5 или BA (не указано, в каком порядке считать светляки) Значение D5 - "Bootblock code is copied from ROM to lower system memory and control is given to it. BIOS now executes out of RAM". Значение BA инструкции и интернетах не найдено. Выходит, происходит остановка в момент переноса BIOS в RAM. Что-то ничего хорошего на ум не приходит...
Апдейт. Сменил камень на Celeron 331, теперь стопорится на D4 (С помощью операций записи и контрольного чтения проверяется базовый регион Conventional Memory. Операция выполняется двойными словами с помощью ассемблерных команд repe stosd.
Если задано прохождения POST в ускоренном режиме, то процедура носит характер обнуления области в 512 Кб с последующей верификацией данных в памяти.
Процессор переводится в Real Mode, лимиты сегментов устанавливаются равными 0000FFFFh, что соответствует режиму 16-битовых адресов для обслуживания 64 Кб сегментов )
Т.е.если я правильно понимаю, дело в контроллере памяти (северный мост) или в его взаимодействии с памятью?