Tualatin

Возможнен ли запуск двухпроцесорной конфигурации с использованием двух сабжей с переходниками, и какая дополнительная доработка может понадобится?
Кто-нибудь это пробовал?

Аватар пользователя ivp

Смотреть надо внимательней... evil
Тему перемещаю, изучите окружающую ветку - большая часть проблем переделанных дуалов находится совсем в другой плоскости, нежели правильная распайка переходников... roll

- Ситчик веселенький есть?..
- Приезжайте, обхохочетесь!..

Точно.:) Как раз сейчас читаю в дуальных системах...:)

Аватар пользователя DanZer

Готовя под списание по причине морального устаревания;) P2B-DS я решил порыться насчет перспектив ее модернизации. Слегка испугавшись;) активного обсуждения невозможности запуска Dual-Cel-Tual в этой ветке, решил поискать информацию где-нибудь еще. Интел говорит в своих даташитах следующее:

Цитата:
The BR0# and BR1# (Bus Request) pins drive the BREQ[1:0]# signals in the
system. The BREQ[1:0]# signals are interconnected in a rotating manner to
individual processor pins. The table below gives the rotating interconnect between
the processor and bus signals.
Bus Agent0 Agent1
Signal Pins Pins
BREQ0# BR0# BR1#
BREQ1# BR1# BR0#

Перевод: Контакты BR0# и BR1# (Запрос шины) отвечают за передачу сигналов BREQ[1:0]# в системе. Сигналы BREQ[1:0]# подаются инвертированно на контакты каждого процессора. Схема обмена сигналами между шиной и процессором приведена в следующей таблице.
Сигнал Аг.0 Аг.1
BREQ0# BR0# BR1#


BREQ1# BR1# BR0#

Цитата:
Connect BR0# from CPU0 to BR1# of CPU1. Connect BR0# of CPU0 to BR0# of chipset. Connect BR1# from CPU0 to BR0# of CPU1.

Пересказ;): BR0# CPU0 присоединяется к BR1# CPU1 и BR0# чипсета. BR1# CPU0 - к BR0# CPU1

Вывод: Поскольку процы соединяются крест-накрест, нога BR1# должна присутствовать на каждом из них:( Абыдна, да? Но, может не все так плохо?

Ладно, вступление окончено, ближе к делу. В первую очередь интересно мнение ivp, как завсегдатая сией ветки, специалиста и просто человека;) [разбирающегося в двуголовых матерях] Впрочем, дельные высказывания приветствуются независимо от автора roll

Итак, что скажет общественность по поводу изысканий одного японца, скрывающегося под ником Dragon? Даю без перевода, поскольку во владении ivp английским уже неоднократно убедился, читая форум

Цитата:
Hi

I just wondering why the Celeron Tualatin would?t work in SMP mode.... ok ok... Intel say that SMP on Celeron is not makeable... BTW who cares what Intel says...

I found out that there can only a SMP Mode conected if CPU1=ID0 and CPU2=ID3 !!

ID3!!! not ID1!!!

Ну, здесь новостей еще нет - об этом говорит и сам Интел:

Цитата:
During power-up configuration, the central agent must assert the BR0# bus signal.
All symmetric agents sample their BR[1:0]# pins on active-to-inactive transition of
RESET#. The pin on which the agent samples an active level determines its
symmetric agent ID. All agents then configure their pins to match the appropriate
bus signal protocol, as shown below.
BR[1:0]# Signal Agent IDs
Pin Sampled Active in RESET# Agent ID
BR0# 0
BR1# 3

Но вот дальше - уже интереснее:

Цитата:
so... also i found out that there is not only one BR1... in fact there are 3....

BR1... BR2... and BR3... the Pins are:

BR1 = N33
BR2 = R2
BR3 = X2

I hope this is correct...

if it is so then we have to conect more then one Pin (N33) to make this thing working SMP...

Maybee the Tualatin is Multiprocessor then lets handle it like a Multi...

ID0 <-> ID3
BR0 <-> BR3
BR1 <-> BR0
BR2 <-> BR1
BR3 <-> BR2

Maybee it?s a step in the right way...

CU all
Dragon

Может здесь-то и порылась собака, а?

Настоящий джентльмен назовет кошку кошкой, даже наступив на нее в темноте.
Что-то ищем? Google в помощь

Аватар пользователя ivp

Думаю я вот что: дуальность Мендочин тоже японцы раскопали... wink
Ну а если всерьез, то вижу только один способ понять, так это или нет: на следующей неделе будет двуспальный слотовый Чайник на i440BX, пара "однояйцевых" Туалеронов-1400 есть, переходники тоже есть - распаяю BR#3 да и проверю (если еще кто бы сказал, какая ламель переходника за это отвечает - а то рыться в спеках на SECC/SECC-2 жутко лень wink )...
Короче, в ближайшее время ответ будет - как только ту мамку победю (она в дуале второго камня не видит), и тут же проверю...

- Ситчик веселенький есть?..
- Приезжайте, обхохочетесь!..

У меня N33 работает на коперах уже больше года пробовал на туликах целеронах результат болт. Ещё прикол штатная нога Х2 на ППГА переходнике не затерменитрована и не пашет без термика!!! а N33 пашет и без резистора. Ещё тулик целерон реагирует в отличие от копера целерона на сигнал с N33 и X2. Возможно надо либо затерминировать N33 и попробовать запустить (этот трик я не делал бо камни у меня быстро забрали :) ).
И ещё на слот1 нет разводки BREQ2,3 так что остаётся только BREQ0,1.
Подозреваю что N35 тоже не просто резервед как написано в интеловских спеках.

ivp писал(-а):
Короче, в ближайшее время ответ будет - как только ту мамку победю (она в дуале второго камня не видит), и тут же проверю...

Очень интересно! Что-нибудь получилось?

Аватар пользователя ivp

Пока нет - организационные возможности подводят...

- Ситчик веселенький есть?..
- Приезжайте, обхохочетесь!..

Год с лишком назад пробовал заводить Туалероны 1300 в SMP на "бобре" Abit BP6. Перебрал 36 вариантов. Результат отрицательный. Поодиночке, ессно, работают. Однако, позже оказалось, что, похоже, сам бобёр того... полудохлый. Два Коппера 600Е запускались в SMP хорошо если каждый пятый раз. И вообще, с матерью какая-то беда, смотреть надо. Поэтому мои опыты с Туалеронами никак не могут претендовать на достоверность. Может, починю мать... продолжу.

Dragon'овский текст я читал (примерно в то же время). По-моему, он ошибается. Вообще, все эти ребята в основном делают упор на то, чтобы обмануть BIOS в момент инициализации SMP. Но нужно очень четко понимать, что коль физически у процессора нет второй сигнальной линии (BR1#), то вся схема SMP арбитража летит к черту и работать такая система даже если и будет (что весьма и весьма сомнительно), то производительность ее будет никакая.

Все это, разумеется, мое ИМХО, основанное на изучении Intel'овских даташитов. Может, стоит организовать топик на предмет обсуждения тонкостей SMP протокола? (Это к ivp вопрос.)

Аватар пользователя ivp

А что, мысль...
Правда, боюсь нас там не слишком много будет тусоваться... wink
Но, не менее тем, завести стоит...

- Ситчик веселенький есть?..
- Приезжайте, обхохочетесь!..

А не пора ли бросить сие неинтересное (по нынешним меркам) понятие?
ПРЕДЛОЖЕНИЕ:
ПАРА БАРТОН"ов 2000-2500+ (на самом деле не имеет значения) на хорошей материнке DUAL AMD (что там оно в последний раз выпустило???) УДЕЛЫВАЮТ ЛЮБОЙ П4 НТ в 3D Max!!!
Я пока только сообщу, что вместо 3,0 часов рендеринга имею 1,5 часа
(могу ошибаться!!) но ИМЕЮ!!!
Ваши ОТКЛИКИ дуальных AMD?
P.S. Не "голословно". "погоняли" на двухпроцессорнике от мною любимого MSi K-7D - Master. Пришлось, правда, пару Бартонов сделать многопроцессорнами (с помошью "восстановителя обогрева заднего стекла автомобиля")

Отправить комментарий

Содержание этого поля является приватным и не предназначено к показу.
  • Разрешённые HTML-теги: <a> <em> <strong> <cite> <code> <ul> <ol> <li> <dl> <dt> <dd> <img>
  • You can use BBCode tags in the text. URLs will automatically be converted to links.

Подробнее о форматировании текста

Антибот - введите цифру.
Ленты новостей