А подробностей не так уж и много, дружище :
1. Допустимые соотношения частот FSB/AGP обеспечивает северный мост, т.е. идем на сайт производителя чипсета и разыскиваем+изучаем спецификацию на мост, далее все встает на свои места (кстати, если в мануале на MB указаны данные делители, то с вероятностью 99,999% других не существует аппаратно, т.е. по определению, если нет - см. выше).
2. Допустимые соотношения частот FSB/PCI устанавливаются клокгенератором (по другому его еще обзывают "PLL") кратно частотам кварца (соответствующего) на MB в соответствии с управляющими командами того же северного моста, поэтому сначала ищем PLL на матери, смотрим производителя и модель и по той же схеме ищем спецификацию, есть ли нужные нам соотношения частот; в случае положительного результата на этом не успокаиваемся, а смотрим опять даташит на северный мост (или на чипсет), чтобы убедиться, может ли он формировать команды, по которым выставляются нужные частоты (конкретный пример - у меня есть в хозяйстве две материнки на i810 с PLL ICS9248BF-87, так вот, клокгенератор "понимает" 133/33, а мост - нет, только 133/44.44).
3. Если и то, и другое, ко всеобщему удовольствию совпадает, берем AMIBCP и смотрим в файле BIOS'а (честно говоря, не помню, как называется раздел, но где-то после регистров), нет ли где в подразделах, отвечающих за CPU и т.п., "спрятанных" частот, если есть - открываем, ну а если нет - учимся прописывать "ручками" (естественно, консультируясь, иначе можно такого наворотить, что мало не покажется ни матери, ни тебе ). Кстати, AMIBCP бояться не стоит, в отличие от MODBIN'а он ведет себя с контрольной суммой значительно более корректно (только нужно обращать внимание на соответствии версий AMI BIOS и AMIBCP), взять его можно с этого сайта или по поиску.
PS: Имей в виду, что начиная с определенного поколения PLL также отдельно тактуют и память, т.е. соотношение FSB/PCI превратилось в FSB/PCI/Mem, т.е. потенциально возможна ситуация, когда "хорошее", казалось бы, соотношение может примитивно не поддерживаться "медленной" памятью, правда, это уж совсем экзотика...
PPS: Все вышесказанное относится к случаям "as is", т.е. когда не подразумевается вмешательство в жизнедеятельность MB с паяльником наперевес с целью замены PLL или мостов , хотя есть и такие примеры...
А подробностей не так уж и много, дружище :
1. Допустимые соотношения частот FSB/AGP обеспечивает северный мост, т.е. идем на сайт производителя чипсета и разыскиваем+изучаем спецификацию на мост, далее все встает на свои места (кстати, если в мануале на MB указаны данные делители, то с вероятностью 99,999% других не существует аппаратно, т.е. по определению, если нет - см. выше).
2. Допустимые соотношения частот FSB/PCI устанавливаются клокгенератором (по другому его еще обзывают "PLL") кратно частотам кварца (соответствующего) на MB в соответствии с управляющими командами того же северного моста, поэтому сначала ищем PLL на матери, смотрим производителя и модель и по той же схеме ищем спецификацию, есть ли нужные нам соотношения частот; в случае положительного результата на этом не успокаиваемся, а смотрим опять даташит на северный мост (или на чипсет), чтобы убедиться, может ли он формировать команды, по которым выставляются нужные частоты (конкретный пример - у меня есть в хозяйстве две материнки на i810 с PLL ICS9248BF-87, так вот, клокгенератор "понимает" 133/33, а мост - нет, только 133/44.44).
3. Если и то, и другое, ко всеобщему удовольствию совпадает, берем AMIBCP и смотрим в файле BIOS'а (честно говоря, не помню, как называется раздел, но где-то после регистров), нет ли где в подразделах, отвечающих за CPU и т.п., "спрятанных" частот, если есть - открываем, ну а если нет - учимся прописывать "ручками" (естественно, консультируясь, иначе можно такого наворотить, что мало не покажется ни матери, ни тебе ). Кстати, AMIBCP бояться не стоит, в отличие от MODBIN'а он ведет себя с контрольной суммой значительно более корректно (только нужно обращать внимание на соответствии версий AMI BIOS и AMIBCP), взять его можно с этого сайта или по поиску.
PS: Имей в виду, что начиная с определенного поколения PLL также отдельно тактуют и память, т.е. соотношение FSB/PCI превратилось в FSB/PCI/Mem, т.е. потенциально возможна ситуация, когда "хорошее", казалось бы, соотношение может примитивно не поддерживаться "медленной" памятью, правда, это уж совсем экзотика...
PPS: Все вышесказанное относится к случаям "as is", т.е. когда не подразумевается вмешательство в жизнедеятельность MB с паяльником наперевес с целью замены PLL или мостов , хотя есть и такие примеры...