Автор: Kpocc , 28 января 2015
Добрый день , уважаемые. Собственно ситуация такая : плата заводится по замыканию контактов PWRON , нет питания памяти и северного моста . С контактов PWRON плата не выключается. ШИМы FP6326
http://www.skywilltek.com/WebEditor/UploadFile/2010426105925100.pdf - даташит.

Выяснил , что транзисторы (Disable) открыты. Находятся над сокетом AM3 . Там же находятся транзисторы , при открытии которых , закрываются транзисторы (Disable) и шимы заводятся.

Хотелось бы увидеть кусок схемы на которой показано , что управляет этими транзисторами или хотябы подсказку. Сам пробовал вызвонить по цепочке , но после резисторов, которые стоят в базах вышеупомянутых транзисторов , не могу вызвонить концы дорожек.

Disable транзисторы - N-MOSFET
остальные - NPN

Есть подозрение на IT8728F но это после , сначала управление шимами.
Содержимое данного поля является приватным и не предназначено для показа.

BBCode

  • HTML-теги не обрабатываются и показываются как обычный текст
  • You may use the following BBCode tags:
    • [align]
    • [b]
    • [code]
    • [color]
    • [font]
    • [hr]
    • [i]
    • [img]
    • [list]
    • [quote]
    • [s]
    • [size]
    • [spoiler]
    • [sub]
    • [sup]
    • [table]
    • [u]
    • [url]
  • Адреса веб-страниц и email-адреса преобразовываются в ссылки автоматически.

Orest

11 лет 1 месяц назад

А что по питанию процессора - 3+1 - озвучьте , пожалуйста ;-)

Kpocc

11 лет 1 месяц назад

т.е. Вы намекаете на то , что разрешение на пуск ШИМ питальника памяти и севера разрешает/ не разрешает isl6328? (дело в том , что я пока процессор ставить не рискую)

Orest

11 лет 1 месяц назад

Да ;-) намекаю !
Пока не будет питания (которое "+1" ) разрешения на формирование других не будет ...
Что немного разнится от последовательностей включения на старых МВ , но на АМ3 - характерно .

maco

11 лет 1 месяц назад

[OFF]
Пока не будет питания (которое "+1" ) разрешения на формирование других не будет
Бред :).
1. CPU_VCORE и CPU_VDDNB воздействуют на один и тот же сигнала CPU_PWR_GOOD. Т.е. не
которое "+1"
а 3+1.
2. В общем случае к VRAM сигнал CPU_PWR_GOOD не имеет никакого отношения, т.к. VRAM может присутствовать в S3, например.
3. Часть напряжений питания чипсета формируется с учетом CPU_PWR_GOOD (Kpocc выше упоминал один из соответствующих стабилизаторов).

Для указанной матплаты могу нагадать разрешение по SLP_S3# и PWRGD1_30ms для стабилизатора VRAM. PWRGD1_30ms формируется MIO (это тоже гадание).[/OFF]

Kpocc

11 лет 1 месяц назад

Для указанной матплаты могу нагадать разрешение по SLP_S3# и PWRGD1_30ms для стабилизатора VRAM. PWRGD1_30ms формируется MIO (это тоже гадание).


Судя по Вашим гаданиям , а они , как правило , в 99% правдивы , стоит начать ремонт с полной диагностики/замены MIO?

Да, кстати , ставил проц , (3+1) по нулям ....

дальнейшие мои шаги: диагностика / замена IT8728F . поправьте , если ошибаюсь.

Orest

11 лет 1 месяц назад

То Kpocc - ну , maco конечно Сказочник ;-)
Я когда-то с ним спорил , но перестал ;-)
Проверь ENABLE на "isl6328" , ну и питания ...

maco

11 лет 1 месяц назад

[OFF]
в 99%
Значительно меньше :).

с полной диагностики/замены MIO?
Диагностика - да, замена - по результатам диагностики и обдумывания этих результатов.

(3+1) по нулям
Могу на эту тему нагадать, что разрешение работы для преобразователей CPU_VCORE и CPU_VDDNB зависит от сигнала PWRGD2_50ms, который тоже формируется MIO.


спорил , но перестал
Спорить или не спорить, верить или не верить - это дело добровольное :).[/OFF]

Orest

11 лет 1 месяц назад

То maco - по конкретному случаю спорить не буду ;-)
Но по множеству МВ АМ3 и выше - для разрешения формирования других напряений - контролируется только " CPU_VDDNB " - написал "+1" по памяти - ну типа "дергните эту загогуленку слева от большой круглой херни" :-)
А вот как конролируется - уже дело схемотехники конкретной МВ , на многих м/сх управления ШИМ - есть отделиный - PG_VDDNB , или просто через транзисторчики - наличие напряжения , или с "общего" (в данном случае CPU_PWR_GOOD ) - ИМНО , фантазии проектировщика /images/smiles/eusa_think.gif
А это изменение последовательности - существенно изменяет порядок измерения при дефектовке МВ :!:
Раньше ШИМ CPU запускался последним ...

maco

11 лет 1 месяц назад

[OFF]
Но по множеству МВ АМ3 и выше - для разрешения формирования других напряений - контролируется только " CPU_VDDNB "
1. Примеры было бы неплохо указывать.
2. Поаккуратнее с терминами - "другие напряжения" не включают в себя напряжение питания памяти, например.

Раньше ШИМ CPU запускался последним ...
"Раньше" - понятие растяжимое :). Socket 754 - это для вас раньше или позже?[/OFF]

Kpocc

11 лет 1 месяц назад

пит процессора 4 фазы. первая : 0 ; вторая, третяя, четвертая - скачки от 1,13 до 1,77 причем скачет постоянно , на шиме 25(enable) 0 . Само-собой NB , VRAM : 0.... ( запускаю без процессора...) На будущее подскажите , эту плату без проца диагностировать - бред? потому как ам3 проц всего один , и мне его жалко... на мульте 17 SUS_WARN_5VDUAL и 93 : 5VDUAL по нулям, чем формируется 5 VDUAL на этой плате через q45? он управляется через резистор с 12В? я намерял 10кОм только, скорее всего, он в обрыве , так-как транзистор рабочий , а на концах резистора 12В и 0В. какой номинал резистора?
на MIO 121 CPU_VCORE_EN 2.58В