Скорее всего это уже кто-то постил, но думаю не зашибёте за повтор? Микрухи от ICS:
ICS9169 series
Ногу 28 или 32 (в зависимости от корпуса) садим на землю через сопруху 1кОм. При любой частоте шины процика (до 83.3), PCI остаётся 32 Мгц.
Ещё раз сорри, если это уже было. :oops:
Как найду спецификации на другие микрушки, поддерживающие асинхронный режим работы, названия и, по возможности, ссылочки на даташиты выложу.
Вот полезная ссылочка, скорее всего известная, но всё же: chipinfo.ru/. Требуется бесплатная регистрация.
P. S. :oops: :oops: Дико извиняюсь за двойной топик! :oops: :oops:
Есть такая фигня ... на большинстве клокеров есть вход для внешних дополнительных 33/66 МГц ... встает только вопрос о согласовании фронтов ..... IMHO
Можно об этом поподробней.
MmM как насчет инфы по согласованию фронтов. Есле конкретнее меня интересует MVP3. Только не надо тыкать в даташит, я по англицки плохо понимаю. Если сам что знаеш может?
gep Думаю, что Вам не даташит в данном случае нужен, а какой-нибудь учебник по цифровой схемотехнике из относительно современных, чтобы почитать про временные диаграмы, согласования фронтов и прочее, иначе кто-то, например MmM, должен будет пересказать Вам все это в конференции...
За несоответствие действительности Вашим о ней представлениям администрация форума ответственности не несет.
Не спасибо... Про даташит я уже благодорил там где просил его. А по поводу согласования фронтов - так я же не прошу мне термин расшифровывать. Может человек знает какие проблемы у чипсета возникнут от несогласования. Может он глубже чем я в структуру чипсетов залазил. В том даташите что ты мне показал структура очень поверхностно описана.
Проблема чисто гипотетическая ... я _думаю_ что она возникнет:
Если мы тактуем всю плату от одного источника (референсный кварц клокера), то все просто. Клокер явно должен все выдавать с точностью до фазы. А вот если мы говорим клокеру, что все мы тактыем от одного референсного кварца, а на PCI ты нам подавай 33Мгц с другого клокера, то не факт, что:
1 все действия будут происходить синхронно с точностью до фазы.
2 если чипсет жестко синхронный и никаких промежуточных буферов для данных идущих с севера на pci не предусмотрено, не собьется синхронизация. Тоесть pci на 33 может просто не успевать пересылать данные от севера, который наивно пологает, что pci где-нибудь в районе 48.
... примерно так ...
gep Да не при чем тут структура чипсета, просто получите кучу глюков в лучшем случае или нестартующую систему. Думаете проектировщики мат. плат, особенно позиционируемых для оверклокеров не додумались бы до этого решения раньше Вас, имея гораздо больше информации что по клокерам что по чипсетам?
Судя по Вашим постам, Вы хотите из этой платы выжать 200% того, что она может. Обычно такие попытки кончаются для железа не очень счастливо, а в Вашем случае, когда хочется всего и сразу, шансы на успех по-моему не больше чем в спортлото...
За несоответствие действительности Вашим о ней представлениям администрация форума ответственности не несет.
Ага значит шанс есть
Отправить комментарий